用Simulink实现基于FPGA的像素流视频图像边缘检测算法
DOI:
作者:
作者单位:

作者简介:

通讯作者:

中图分类号:

基金项目:


Realization of Edge Detection Algorithm Based on FPGA by Simulink
Author:
Affiliation:

Fund Project:

  • 摘要
  • |
  • 图/表
  • |
  • 访问统计
  • |
  • 参考文献
  • |
  • 相似文献
  • |
  • 引证文献
  • |
  • 资源附件
  • |
  • 文章评论
    摘要:

    基于FPGA实现高清、大容量的视频处理的算法具有一定的复杂性,为了更好的用VerilogHDL描述图像处理算法,采用了一种在Simulink中搭建视频图像处理模型,利用MathWorks最新推出的VisionHDLToolbox进行帧到像素流的转化,然后再对图像的实现边缘检测,最后把该算法自动生成VerilogHDL代码的方法,通过利用Simulink和ModelSim进行联合仿真,验证了这种方法的可行性,即可以快速的生成更加准确HDL代码,提高了用HDL描述图像处理算法的速度.

    Abstract:

    The algorithm based on FPGA to achieve high definition and large capacity video processing has certain complexity. In order to use the Verilog HDL to describe the image processing algorithms better, a set of video image processing model in Simulink is used. MathWorks company's latest Vision HDL Toolbox is used in the conversion from frame to pixel stream, and then image edge is detected. Finally, the feasibility of the method of this algorithm automatically generating Verilog HDL is verified by using Simulink and ModelSim co-simulation. That could quickly generate more accurate HDL code, improving the speed of description of the image processing algorithm using HDL.

    参考文献
    相似文献
    引证文献
引用本文

王水鱼,王欣.用Simulink实现基于FPGA的像素流视频图像边缘检测算法.计算机系统应用,2016,25(5):89-93

复制
分享
文章指标
  • 点击次数:
  • 下载次数:
  • HTML阅读次数:
  • 引用次数:
历史
  • 收稿日期:2015-08-18
  • 最后修改日期:2015-10-08
  • 录用日期:
  • 在线发布日期: 2016-05-20
  • 出版日期:
文章二维码
您是第位访问者
版权所有:中国科学院软件研究所 京ICP备05046678号-3
地址:北京海淀区中关村南四街4号 中科院软件园区 7号楼305房间,邮政编码:100190
电话:010-62661041 传真: Email:csa (a) iscas.ac.cn
技术支持:北京勤云科技发展有限公司

京公网安备 11040202500063号