基于FPGA的CVSD语音编解码器的设计与实现
作者:
  • 摘要
  • | |
  • 访问统计
  • |
  • 参考文献 [1]
  • |
  • 相似文献 [20]
  • | | |
  • 文章评论
    摘要:

    介绍了一种直接在FPGA上实现连续可变斜率增量(CVSD)调制的方法。根据《国标》1建议的模拟编译码器原理图,得到全数字CVSD编译码器,接着分析了整个编译码器的结构,着重讨论了主积分器。采用Verilog语言编程,最后在FPGA上实现整个CVSD编译码器。试验表明,采用该方法设计的CVSD编译码器实用性和可移植性好,且能方便应用于与其它语音编码的转换系统中。

    参考文献
    1 国家技术监督局.增量终端设备技术要求及测量方法.北京:人民邮电出版社,1990:456-512. 2 樊昌信,张甫翎,徐炳祥,吴成柯.通信原理,第5版.北京:国防工业出版社,2003:187-222. 3 杨威,金强.CVSD编码原理及其在DSP Builder下的实现.通信对抗, 2006,2:62-64. 4 张向东,杨俊,唐昆.CVSD多径搜索编码算法研究.电子科学学刊,1994,16(4):337-344. 5 王金明.数字系统设计与Verilog HDL.北京:电子工业出版社,2005.
    引证文献
    网友评论
    网友评论
    分享到微博
    发 布
引用本文

屈星,唐宁,严舒.基于FPGA的CVSD语音编解码器的设计与实现.计算机系统应用,2009,18(2):99-102

复制
分享
文章指标
  • 点击次数:1742
  • 下载次数: 4381
  • HTML阅读次数: 0
  • 引用次数: 0
历史
文章二维码
您是第11228598位访问者
版权所有:中国科学院软件研究所 京ICP备05046678号-3
地址:北京海淀区中关村南四街4号 中科院软件园区 7号楼305房间,邮政编码:100190
电话:010-62661041 传真: Email:csa (a) iscas.ac.cn
技术支持:北京勤云科技发展有限公司

京公网安备 11040202500063号